全部文章Ta的评论
- 在设计FPGA 逻辑时,必须要保证信号对齐在正确的时钟周期。然而,FPGA开发过程中,单独面对代码或者在纸上画时序图来分析时序,很容易会遗漏部分需要分析的关键点,或者产生错误。通过仿真波形来看又有一些不便。Wavedrom Editor就是这样一款开源的时序图绘制工具,通过编辑json文件可以画出各种时序图以供分析。cuixinyu2025-06-2390
- Pango Design Suite(简称PDS)是FPGA厂商紫光同创自主研发的开发环境。本文提供了在linux系统下使用脚本来建立FPGA工程的方法,减少建立工程的重复工作。cuixinyu2025-06-13150
- 本文为HPS EMAC接口开发的第一篇,讲述了HPS和EMAC接口的基本知识,简要介绍了EMAC接口的接口格式,并基于Agilex器件在quartus prime pro中创建了附带有GMII协议的EMAC通道的HPS系统,j为下一步的接口开发做准备。cuixinyu2025-03-14190
- cuixinyu2025-03-14100
- 本文介绍了在quartus中常用的两个上板调试工具,ISSP和signal tap logic analyzer,并简要介绍了其基本功能和使用方法。ISSP可以查看和驱动FPGA内部的实时信号,STP具有在某种条件下抓取和查看波形的功能。cuixinyu2024-10-171980
- 在FPGA中,以太网数据包的传送需遵循一定的协议。当数据包出现缺少sop、缺少eop、长度错误等异常情况时,链路上的以太网数据包实际上是错误的。我们可以在FPGA中采用在缓存FIFO前增加过滤器的手段,将异常数据包检测出来并上报,阻止异常数据的进一步传播。cuixinyu2024-09-04310
共 6 条
- 1
页
没有更多了
个人简介
暂未填写公司和职务
暂未填写个人简介
暂未填写技能专长
暂未填写毕业院校和专业
个人成就
共发表过 6 篇文章
文章获得 0 次赞同
文章被浏览 282 次
获得 0 人关注
个人荣誉查看规则
暂未获得荣誉